# EMBEDDED SYSTEM SOFTWARE AND HARDWARE BASICS HOME TASK

Q1: Some application is implemented to run on a Windows 32 platform. You get a request to port it on some mobile device. What characteristics should you know about the mobile device platform? What parts of the initial application will be changed/added/removed? What challenges could you meet during porting? A1: Характеристики: архитектура (Arm, x86, x64, MIPS), набор команд, операционная система (Android, IOS, Symbian), размер RAM, ROM и HDD, little-endian или big-endian. Будет удалено: интерфейс и все функции, связанные с Windows, все связанное с x32, если это будет теперь не она. Добавлено: работа с новой архитектурой, новым набором команд, новый интерфейс. Исправлено: епdian, если нужно. Проблемы: странная система, странный набор команд, странный язык программирования, странный язык комментариев, типы переменных имеют разное число байт, проблема кастомизации устройства — нет гоот прав или нельзя установить приложение не из магазина (типа IOS), отсутствие нужных шнуров, отсутствие datasheet'а и еще много проблем.

**A1-2:** разрядность системы, наличие компиляторов, языки программирования, характеристики процессора

**Q2:** You get a request to develop software for some part of the embedded system that could be ported later to another device. What should you take into account while developing the software? What subsystem, in general, will be in your application?

**A2:** условия кросплатформенности: использование кросплатформенного ЯП (C++, Java, Cu, Assembler), задание констант, а не точных цифр в коде, использование стандартизированных кросплатформенных библиотек (Qt, STL), написание легко переносимого интерфейса (лучше всего консольного или простого). Минимальные затраты памяти (любой), использование минимального числа регистров и т.д.

**А2-2:** универсальность кода, возможно - реализация фич/поддержки различных систем, процессоров разбитие системы на подмодули для упрощения замены

**Q3:** Tabulate the advantages and disadvantages of using programming languages as follows: Machine coding, Assembly coding, C, C++, Java

#### **A3:**

| ПК       | +                               | -                                         |
|----------|---------------------------------|-------------------------------------------|
| Machine  | +Очень высокая                  | - Громоздкость (количество) кода          |
| coding   | производительность              | - Огромная трудоёмкость                   |
|          | +Легко управлять ресурсами      |                                           |
| Assembly | + Очень высокая скорость работы | - Сложно для чтения и понимания структуры |
| coding   | + Легко управлять ресурсами     | - Требование высококачественных знаний    |
|          |                                 | - Большая трудоёмкость                    |
|          |                                 | - Невозможно портировать                  |
| C        | + Простота изучения             | - Сложность углубленного изучения         |
|          | + Высокая скорость разработки   |                                           |
|          | + Возможность управления        |                                           |
|          | ресурсами                       |                                           |
|          | + Нет необходимости глубоко     |                                           |
|          | изучать данные железа           |                                           |
|          | + Проще портировать программы   |                                           |
|          | + Наличие библиотек             |                                           |
| C++      | + Использование ООП             | - Немного медленнее С                     |
|          | + Масштабируемость              |                                           |
| Java     | + Не нужно много знать об       | - Низкая производительность               |
|          | используемом процессоре и ОС.   | - Большой размер кода                     |
|          | + Простота переноса на другую   | - Мало низкоуровневого доступа            |
|          | систему                         |                                           |

**Q4:** Make data and functions prototype in C for interface that handles packet received from remote side. Packet is received in little-endian. Interface maybe compiled to run on big-endian or little-endian CPU. Prototype shows what data structure is used to store received data and how it is filled

A4: I don't know, how to do it. But I can wrote big-endian and little-endian functions:

```
#pragma pack(push,1)
                                                                       #pragma pack(push,1)
      template<tvpename T>
                                                                      template<typename T>
      struct LittleEndian
                                                                      struct BigEndian
   ⊟{
                                                                    ⊟{
 4
          unsigned char bytes[sizeof(T)];
                                                                           unsigned char bytes[sizeof(T)];
          LittleEndian(T t = T())
                                                                          BigEndian(T t = T())
                                                                 8
              operator =(t);
                                                                               operator =(t);
          LittleEndian(const LittleEndian<T> & t)
                                                                          BigEndian(const BigEndian<T> & t)
13
              for (unsigned i = 0; i < sizeof(T); i++)
                                                                               for (unsigned i = 0; i < sizeof(T); i++)
                 bytes[i] = t.bytes[i];
                                                                15
                                                                                  bytes[i] = t.bytes[i];
16
                                                                16
17
                                                                17
18
          LittleEndian(const BigEndian<T> & t)
                                                                18
                                                                          BigEndian(const LittleEndian<T> & t)
19
                                                                19
              for (unsigned i = 0; i < sizeof(T); i++)
                                                                               for (unsigned i = 0; i < sizeof(T); i++)
20
                                                                20
                                                                                  bvtes[i] = t.bvtes[sizeof(T)-1-i];
21
                 bytes[i] = t.bytes[sizeof(T)-1-i];
                                                                21
22
                                                                22
23
                                                                23
                                                                24
24
          operator const T() const
                                                                          operator const T() const
25
                                                                25
26
              T t = T();
                                                                26
                                                                              T t = T();
27
              for (unsigned i = 0; i < sizeof(T); i++)
                                                                              for (unsigned i = 0; i < sizeof(T); i++)
                                                                                  t |= bytes[sizeof(T) - 1 - i] << (i << 3);
                  t |= bytes[i] << (i << 3);
30
                                                                 30
                                                                 31
          const T operator = (const T & t)
                                                                 32
                                                                          const T operator = (const T t)
33
                                                                 33
34
              for (unsigned i = 0; i < sizeof(T); i++)
                                                                34
                                                                               for (unsigned i = 0; i < sizeof(T); i++)
                 bytes[i] = t >> (i << 3);
                                                                                  bytes[sizeof(T) - 1 - i] = t >> (i << 3);
36
              return t:
                                                                 36
                                                                               return t;
                                                                 37
38
                                                                38
                                                                39 #pragma pack(pop)
39 #pragma pack(pop)
```

## HW BASICS HOME TASK

Q1: What peripherals does M16C provide? What SFR are used for every peripheral device?

Standard on-chip peripherals include 16-bit Multifunction Timers (incl. 3-phase inverter motor control function), UART/Clock Synchronous Serial Interface, 10-bit A/D Converter, DMACs, Watchdog Timer, Oscillation Stop Detection Function

S\*\*IC (несколько на приём-отправку) (UART) T\*\*IC (контроль прерываний) и T\*\* (регистры) (A0-A4 B0-B2) (таймеры) AD\* (0-7) A/D register CPU exception, Task Exception

Hy, или если провести аналогию с ARM, то, логично предположить, что должны быть что-то типа Exception: Reset, Data Access Memory Abort, Software Interrupt, Undefined Instruction.

Q3: What interrupts does M16C provide? Compare list of interrupts with M16C peripherals and SFRs.

| Interrupt source                           | Vector address. Addr (L) to addr (H) | Peripheral      | SFR Address |
|--------------------------------------------|--------------------------------------|-----------------|-------------|
| CAN0 wakeup(3) +4 to +7 (000416 to 000716) |                                      | Controller Area | 0041        |
| CAN0 receive                               | +8 to +11 (000816 to 000B16)         | Network         | 0042        |
| completion                                 |                                      |                 |             |
| CAN0 transmit                              | +12 to +15 (000C16 to 000F16)        |                 | 0043        |
| completion                                 |                                      |                 |             |
| INT3                                       | +16 to +19 (001016 to 001316)        | INT3            | 0044        |
| UART2 transmit,                            | +60 to +63 (003C16 to 003F16)        | UART            | 004F        |
| NACK2 (8)                                  |                                      |                 |             |
| UART2 receive, ACK2                        | +64 to +67 (004016 to 004316)        |                 | 0050        |
| (8)                                        |                                      |                 |             |
| UARTO transmit                             | +68 to +71 (004416 to 004716)        |                 | 0051        |
| UARTO receive                              | +72 to +75 (004816 to 004B16)        |                 | 0052        |
| UART1 transmit                             | +76 to +79 (004C16 to 004F16)        |                 | 0053        |
| UART1 receive                              | +80 to +83 (005016 to 005316)        |                 | 0054        |
| Timer A0                                   | mer A0 +84 to +87 (005416 to 005716) |                 | 0055        |
| Timer A1                                   | +88 to +91 (005816 to 005B16)        |                 | 0056        |
| Timer A2                                   | +92 to +95 (005C16 to 005F16)        |                 | 0057        |
| Timer A3                                   | +96 to +99 (006016 to 006316)        |                 | 0058        |
| Timer A4                                   | +100 to +103 (006416 to 006716)      |                 | 0059        |
| Timer B0                                   | +104 to +107 (0068 16 to 006B16)     |                 | 005A        |
| Timer B1                                   | +108 to +111 (006C 16 to 006F16)     |                 | 005B        |
| Timer B2                                   | +112 to +115 (007016 to 007316)      |                 | 005C        |

**Q4**: Implement algorithm for sending/receiving data buffer via UART for M16C. Try two options: polling-driven and interrupt-driven.

```
Просто какой-то алгоритм для работы с COM портом (Он же UART)
procedure TForm1.sendstring();
var s:string;
  i:integer;
begin
if sEdit7.Text<>" then begin
 if not sCheckBox2. Checked then begin
  if sCheckBox1.Checked then begin
   CommPortDriver1.SendString(sEdit7.Text+char($0D)+char($0A));
  else CommPortDriver1.SendString(sEdit7.Text);
 end
 else begin
  s:=";
  sEdit7.Text := StringReplace(sEdit7.Text,'',",[rfReplaceAll]);
   for i := 1 to length(sEdit7.Text) div 2 do begin
    s := s + Char(StrToInt('\$'+Copy(sEdit7.Text,(i-1)*2+1,2)));
   end;
   if sCheckBox1.Checked then begin
    CommPortDriver1.SendString(s+char($0D)+char($0A));
   end
```

```
else begin
    CommPortDriver1.SendString(s);
   end
 end;
 if sListBox1.Items[0] > sEdit7.Text then begin
  sListBox1.Items.Insert(0,sEdit7.Text);
  if sListBox1.Items.Count-1=150 then begin
   sListBox1.Items.Delete(sListBox1.Items.Count-1);
  end:
 end;
end
else begin
 Beep();
 sEdit7.SetFocus;
end;
end;
```

#### Принимаем данные с ком порта

### Код Delphi

```
procedure TForm1.CommPortDriver1ReceiveData(Sender: TObject;
2
     DataPtr: Pointer; DataSize: Cardinal);
3
   var i : Integer;
4
       s : string;
5
   begin
   i := 0;
7
   For i:=0 to (DataSize) - 1 do begin
8
     if not sCheckBox2.Checked then
9
       s:=s+(PChar(DataPtr)[i])//Если надо в виде ASCII
10
       s:=s+' '+StringtoHex(PChar(DataPtr)[i]);//Если надо в виде НЕХ
11
12 end;
13 sMemo2.Lines.Add(s);
14 end;
```

#### Отправка данных в ком порт:

#### Код Delphi

```
1 ...
2 sEdit7.Text := StringReplace(sEdit7.Text,' ','',[rfReplaceAll]);
3 for i := 1 to length(sEdit7.Text) div 2 do begin
4  s := s + Char(StrToInt('$'+Copy(sEdit7.Text,(i-1)*2+1,2)));
5 end;
6 CommPortDriver1.SendString(s+char($0D)+char($0A));
7
```

# **Development BASICS HOME TASK**

1. Imagine you are a RTOS developer. Your task is to implement preemptive OS. What hardware peripherals for task switching algorithm shall you take into account? What information of running process/task should be saved? Explain your choice.

Планировщик — часть операционной системы, которая отвечает за (псевдо)параллельное выполнения задач, потоков, процессов. Планировщик выделяет потокам процессорное время, память, стек и прочие ресурсы. Планировщик может принудительно забирать управление у

потока (например по таймеру или при появлении потока с большим приоритетом), либо просто ожидать пока поток сам явно(вызовом некой системной процедуры) или неявно(по завершении) отдаст управление планировщику.

Первый вариант работы планировщика называется реальным или вытесняющим(preemptive), второй, соответственно, не вытесняющим (non-preemptive). Надо, например, сделать Watchdog'и, и, если необходимо, перезапускать процессы.

- 2. Select some RTOS or OS-less variant for task:
- 1. Cell-phone billing system
- 2. Radio-based home automation system

Prove your selection, what is the reason and important features?

Для Cell-phone billing system выбрать OS-less, так как надо просто отправлять некоторые данные через н-ный момент времени (ничего сложного, а грузить ОС на прибор для такой задачи — нецелесообразно, много лишних ресурсов hardware и software). А вот для какой-то автоматизированной системы лучше RTOS, так как ей надо делать какие-то минимальные вычисления и задачи (посложнее).

- 3. Short overview for RTOS QNX Neutrino, VxWorks, WinCE, mITRON4.0, Micro/OS-II
- Architecture
- Supported platforms
- Scheduling
- Kernel features
- Supported standards
- Development tools

Prepare a comparison table

|                                | QNX<br>Neutrino                                                                                                            | VxWorks                                                                                                                   | WinCE                                                                                                                                      | mITRON4.0                                                                                                                                                                                                                                                           | Micro/OS-II                                                                                                       |
|--------------------------------|----------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------|
| Architec ture                  | Клиент-<br>сервер,<br>микроядро<br>и<br>взаимодейс<br>твующие<br>процессы                                                  | Клиен<br>т-<br>сервер<br>,<br>микро<br>ядро                                                                               | Гибридное ядро                                                                                                                             | manufacturer's<br>microprocessor                                                                                                                                                                                                                                    | Microkernel                                                                                                       |
| Support<br>ed<br>platform<br>s | x86, MIPS,<br>PowerPC,<br>SH-4, ARM,<br>StrongARM и<br>xScale.                                                             | x86 (including<br>Intel Quark), x86-<br>64, MIPS,<br>PowerPC, SH-4,<br>ARM                                                | x86, MIPS, 32-bit<br>ARM, (SuperH <sup>[4]</sup><br>up to 6.0 R2)                                                                          | 8-bit, 16-bit, or 32-bit                                                                                                                                                                                                                                            | ARM Cortex- M3, ARM Cortex-M4F, ARM ARM7TDMI, Atmel AVR                                                           |
| Scheduli<br>ng                 | FIFO scheduling round-robin scheduling sporadic scheduling.                                                                | <ul> <li>preemptive priority-based scheduling (default)</li> <li>round-robin scheduling</li> </ul>                        | Real-time<br>deterministic task<br>scheduling                                                                                              | round-robin scheduling                                                                                                                                                                                                                                              | round robin<br>scheduling.                                                                                        |
| Kernel<br>features             | Successive<br>QNX<br>microkernels<br>have seen a<br>reduction in<br>the code<br>required to<br>implement a<br>given kernel | The OS kernel is separate from middleware, applications and other packages, which enables easier bug fixes and testing of | kernel which<br>supports 32,768<br>processes, up<br>from the 32<br>process limit of<br>prior versions.<br>Each process<br>receives 2 GB of | The multi-level queue scheduler is required for strict $\mu$ ITRON conformance and it queues tasks in FIFO order, so requests to create an object with priority queueing of tasks (pk_cxxxxxxatr = TA_TPRI) are rejected with E_RSATR. Additional undefined bits in | It is a very small real-time kernel. Memory footprint is about 20KB for a fully functional kernel. Source code is |

|                                | call. The object definitions at the lowest layer in the kernel code have become more specific, allowing greater code reuse (such as folding various forms of POSIX signals, realtime signals, and QNX pulses into common data structures and code to manipulate those structures).  At its lowest level, the microkernel contains a few fundamental objects and the highly tuned routines that manipulate them. The OS is built from this | new features. An implementation of a layered source build system allows multiple versions of any stack to be installed at the same time so developers can select which version of any feature set should go into the VxWorks kernel libraries. | virtual address space, up from 32 MB.                                                                                                                                                                                | the attributes fields must be zero. configuration option CYGNUM_KERNEL_SYNCH_MB OX_QUEUE_SIZE; therefore the buffer count field is not supported and is not in fact defined in type pk_cmbx. Queueing of messages is FIFO ordered only, so TA_MPRI (in pk_cmbx → mbxatr) is not supported. | written mostly in ANSI C. Highly portable, ROMable, very scalable, preemptive realtime, deterministic, multitasking kernel. It can manage up to 64 tasks (56 user tasks available). It has connectivity with µC/GUI and µC/FS (GUI and File Systems for µC/OS II). It is ported to more than 100 microprocessors and microcontrollers . It is simple to use and simple to implement but very effective compared to the price/performan ce ratio. It supports all type of processors from 8-bit to 64-bit. |
|--------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Support<br>ed<br>standard<br>s | foundation. compiler, linker, libraries and other QNX Neutrino components, precompiled for all CPU architectures that QNX Neutrino supports                                                                                                                                                                                                                                                                                               | standard board support package (BSP) interface between all its supported hardware and the OS. Wind River's BPS developer kit provides a common application programming interface (API) and a stable environment for real-time                  | Windows CE supports standard Windows-based desktop functions for serial communications.  Use these functions and structures to do the following:  Open, close, and manipulate serial ports Transmit and receive data | "Standard functionality" (level S), plus many "Extended" (level E) functions.                                                                                                                                                                                                              | C, C++ (100%)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |

|                          |                                                                                                    | operating system development. | Manage the connection                       |                                    |                                                                                              |
|--------------------------|----------------------------------------------------------------------------------------------------|-------------------------------|---------------------------------------------|------------------------------------|----------------------------------------------------------------------------------------------|
| Develop<br>ment<br>tools | QNX Momentics IDE для Windows, Solaris, QNX4, QNX6 (до версии Neutrino 6.3.2 включитель но), Linux | Tornad<br>o,<br>Workb<br>ench | Visual Studio<br>Free Pascal and<br>Lazarus | High performance embedded workshop | The Nios II Software Build Tools (SBT), Freescale's Software Development Kit for Kinetis MCU |

## ITRON HOME TASK

## • μITRON variable types

UB Unsigned 8-bit integer

UH Unsigned 16-bit integer

UW Unsigned 32-bit integer

UD Unsigned 64-bit integer

VB 8-bit value with unknown data type

VH 16-bit value with unknown data type

VW 32-bit value with unknown data type

VD 64-bit value with unknown data type

VP Pointer to an unknown data type

FP Program start address (pointer)

INT Signed integer whose size is suitable for the processor

UINT Unsigned integer whose size is suitable for the processor

BOOL Boolean value (TRUE or FALSE)

## Make examples of deadlock and priority inversion using ITRON synchronization functions

**Тупик(deadlock)** — это ситуация при которой 2 таска ожидают друг друга т.к. каждый должен отдать "жетон» нужный другому. Для примера:

- 1. Task A выполняется и захватывает «жетон» X.
- 2. Выполнение работы Task A прерывается Task B.
- 3. Task B захватывает «жетон» Y, перед этим пытаясь захватить «жетон» X, который сейчас используется Task A. В результате Task B впадает в ожидание Task A.
- 4. Task A продолжает выполняться, и хочет захватить «жетон» Y, который используется Task B и в результате тоже впадает в ожидание.

Для того чтобы избежать «тупиков» необходимо чтобы все таски получали «жетон» в определенном порядке, например, сначала таск A, потом B, и т.д.

# Deadlock

- Textbook definition: Set of threads blocked waiting for event that can only be caused by another thread in the same set
- Classic example:



- · Self-deadlock also a big issue
  - · Thread holds lock on shared data structure and is interrupted
  - · Interrupt handler needs same lock!
    - Solutions exist (e.g., disable interrupts while holding lock), but add complexity

CSC469

# **Priority Inversion**

- · Lower priority thread gets spinlock
- Higher priority thread becomes runnable and preempts it
  - · needs lock, starts spinning
  - · Lock holder can't run and release lock
    - · May get to run on another CPU

 Solutions exist (e.g. disable preemption while holding spinlock, implement priority inheritance, etc.), but add complexity

UfT

√lock

C9C469

# Locks: A necessary evil?

- · Idea: Don't lock if we don't need to
- Non-Blocking Synchronization (NBS)
  - "non blocking" refers to progress guarantees in the presence of thread failures; it does not mean that individual threads do not sleep or get interrupted
    - Wait-free → everyone makes progress
    - Lock-free → someone makes progress
    - Obstruction-free → someone makes progress in the absence of contention
  - · We won't worry about these distinctions
    - · Use lockless to describe strategies that avoid locking

CSC465



# • Make change optimistically, roll back and retry if conflict detected atomic\_inc(int \*counter) { int value; do { value = \*counter; } while (!CAS(counter, value, value+1); } • Complex updates (e.g. modifying multiple values in a structure) are hidden behind a single commit point using atomic instructions



```
typedef struct node_s {
  int val;
  struct node_s *next;
} node_t;
typedef node_t *stack_t;
void push(stack_t *S, node_t
*n) {
  node_t *first;
  do {
    first = *S;
    n->next = first;
} while (!CAS(s,first,n));
}
The struct node_s *next;
while (!CAS(s,first,n));
What's wrong?

The struct node_s *stack_t *S {
    node_t *first, *second;
    do {
        first = *S;
        if (first != NULL) {
        second = first->next;
    } else return NULL;
} while (!CAS(s,first,second));
The struct return first;

What's wrong?

The struct node_s *next;
    inode_t *first, *second;
    do {
        first = *S;
        if (first != NULL) {
        second = first->next;
    } else return NULL;
}

What's wrong?
```



## Mutex object – priority inversion avoidance in mutex objects

отличие от регулярных мьютексов, мьютексы реального времени обеспечивают наследование приоритетов (priority inheritance, PI), что является одним из нескольких (немногих) известных способов, препятствующих возникновению инверсии приоритетов (priority inversion). Если RT мьютекс захвачен процессом A, и его пытается захватить процесс B (более высокого приоритета), то:

- процесс В блокируется и помещается в очередь ожидающих освобождения процессов wait list (в описании структуры rt mutex);
- при необходимости, этот список ожидающих процессов переупорядочивается в порядке приоритетов ожидающих процессов;
- приоритет владельца мьютекса (текущего выполняющегося процесса) В повышается до приоритета ожидающего процесса А (максимального приоритета из ожидающих в очереди процессов):
- это и обеспечивает избежание потенциальной инверсии приоритетов.

Priority inversion commonly happens in poorly designed real-time embedded applications. <u>Priority inversion</u> occurs when a higher priority task is blocked and is waiting for a resource being used by a lower priority task, which has itself been preempted by an unrelated medium-priority task. In this situation, the higher priority task's priority level has effectively been inverted to the lower priority task's level.

Enabling certain protocols that are typically built into mutexes can help avoid priority inversion. Two common protocols used for avoiding priority inversion include:

- **priority inheritance protocol**—ensures that the priority level of the lower priority task that has acquired the mutex is raised to that of the higher priority task that has requested the mutex when inversion happens. The priority of the raised task is lowered to its original value after the task releases the mutex that the higher priority task requires.
- **ceiling priority protocol**—ensures that the priority level of the task that acquires the mutex is automatically set to the highest priority of all possible tasks that might request that mutex when it is first acquired until it is released.

When the mutex is released, the priority of the task is lowered to its original value.